特許
J-GLOBAL ID:201503021303090216

有効プロセッサコア配置装置、有効プロセッサコア配置方法および有効プロセッサコア配置プログラム

発明者:
出願人/特許権者:
代理人 (2件): 岩壁 冬樹 ,  塩川 誠人
公報種別:特許公報
出願番号(国際出願番号):特願2012-283933
公開番号(公開出願番号):特開2014-127059
特許番号:特許第5742831号
出願日: 2012年12月27日
公開日(公表日): 2014年07月07日
請求項(抜粋):
【請求項1】 1つ以上のプロセッサコアを含む1つ以上のプロセッサと、 ユーザが使用するプロセッサ数の最大値と、前記ユーザが使用するプロセッサコア数の最大値とが入力される有効プロセッサコア設定画面を表示する表示部と、 有効プロセッサコアが割り当てられたプロセッサの数が前記表示部に入力された前記使用するプロセッサ数の最大値を超えないように、前記表示部に入力された前記使用するプロセッサコア数の最大値だけ、有効にするプロセッサコアを決定する制御部とを備える ことを特徴とする有効プロセッサコア配置装置。
IPC (1件):
G06F 15/177 ( 200 6.01)
FI (1件):
G06F 15/177 A
引用特許:
出願人引用 (5件)
全件表示
審査官引用 (4件)
全件表示

前のページに戻る