特許
J-GLOBAL ID:201503021474313000
LSIチップ及びネットワークシステム
発明者:
出願人/特許権者:
代理人 (2件):
西村 竜平
, 齊藤 真大
公報種別:公開公報
出願番号(国際出願番号):特願2015-020892
公開番号(公開出願番号):特開2015-165656
出願日: 2015年02月05日
公開日(公表日): 2015年09月17日
要約:
【課題】複数の外部機器が接続されてイーサネット(登録商標)通信を行うLSIチップであって、拡張性の高いLSIチップを提供する。【解決手段】CPU2と、メモリ3a〜3cと、互いに異なる機能を有する複数の周辺回路と、それらを接続するメモリインターフェイスと、外部との入出力を可能にする複数の接続ピンとを備えており、複数の周辺回路の機能を選択して複数の接続ピンに割り当て可能に構成されたLSIチップ1であって、複数の周辺回路が、複数のイーサネット送受信部4a〜4dを含んでいる。【選択図】図1
請求項(抜粋):
1又は複数のCPUと、1又は複数のメモリと、互いに異なる機能を有する複数の周辺回路と、それらを接続するメモリインターフェイスと、外部との入出力を可能にする複数の接続ピンとを備えており、前記複数の周辺回路の機能を選択して前記複数の接続ピンに割り当て可能に構成されたLSIチップであって、
前記複数の周辺回路が、複数のイーサネット送受信部を含んでいるLSIチップ。
IPC (3件):
H04L 12/28
, H01L 21/822
, H01L 27/04
FI (2件):
H04L12/28 200Z
, H01L27/04 F
Fターム (16件):
5F038BE04
, 5F038BE07
, 5F038CA10
, 5F038DF03
, 5F038DF04
, 5F038DF05
, 5F038DF11
, 5F038DF17
, 5F038EZ20
, 5K033BA01
, 5K033BA05
, 5K033CB06
, 5K033CB17
, 5K033DA02
, 5K033DB16
, 5K033DB18
引用特許:
引用文献:
出願人引用 (1件)
-
UM10360 LPC176x/5x User manual
審査官引用 (2件)
-
UM10360 LPC176x/5x User manual
-
UM10360 LPC176x/5x User manual
前のページに戻る