特許
J-GLOBAL ID:201503022135313226

デジタル・アナログ変換器

発明者:
出願人/特許権者:
代理人 (3件): 森 哲也 ,  小西 恵 ,  田中 秀▲てつ▼
公報種別:特許公報
出願番号(国際出願番号):特願2012-100071
公開番号(公開出願番号):特開2013-229736
特許番号:特許第5700697号
出願日: 2012年04月25日
公開日(公表日): 2013年11月07日
請求項(抜粋):
【請求項1】 スイッチのオン抵抗値によるアナログ出力信号の歪みの発生を抑制することが可能なデジタル・アナログ変換器であって、 デジタル信号を構成する複数のビット信号がそれぞれ入力される複数の入力端子と、 該複数の入力端子に対応して設けられた複数のサンプリング容量素子と、 該複数のサンプリング容量素子の一方の端子と対応する前記複数の入力端子との接続及び切断を切り替えるスイッチユニットと、 前記複数のサンプリング容量素子の他方の端子と第1基準電圧源との接続及び切断を切り替える第2のスイッチと、 非反転入力端子に第2基準電圧源の第2基準電圧が印加された演算増幅器と、 前記第1のスイッチユニットの切り替えにおける切断及び接続に応じて、前記複数のサンプリング容量素子の前記他方の端子と前記演算増幅器の反転入力端子との接続及び切断、並びに前記複数のサンプリング容量素子の前記他方の端子と積分容量素子の一方の端子との接続及び切断を切り替える第3のスイッチと、 前記複数のサンプリング容量素子の前記一方の端子の相互の接続及び切断、並びに前記複数のサンプリング容量素子の前記一方の端子と前記演算増幅器の出力端子との接続及び切断、並びに前記複数のサンプリング容量素子と積分容量素子の前記他方の端子との接続及び切断を切り替える第4のスイッチユニットと、 前記第1のスイッチユニットと第2のスイッチと第3のスイッチ及び第4のスイッチユニットを制御するためのクロックを発生するコントロールクロック発生器とを備え、 前記第4のスイッチユニットを構成する複数のPMOSトランジスタ及び複数のNMOSトランジスタの少なくとも一方は、半導体プロセスで予め準備されている閾値電圧Vthが互いに異なるオン抵抗を各々有するMOSトランジスタであり、 前記複数のPMOSトランジスタを閾値電圧Vthの異なるPMOSトランジスタで構成し、前記複数のNMOSトランジスタは単一の閾値電圧Vthを有するNMOSトランジスタで構成することを特徴とするデジタル・アナログ変換器。
IPC (1件):
H03M 1/74 ( 200 6.01)
FI (1件):
H03M 1/74
引用特許:
出願人引用 (2件) 審査官引用 (7件)
全件表示

前のページに戻る