特許
J-GLOBAL ID:201503029432829422

オーバーサンプリング型時間差デジタル変換器

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人前田特許事務所
公報種別:再公表公報
出願番号(国際出願番号):JP2012002822
公開番号(公開出願番号):WO2013-021524
出願日: 2012年04月25日
公開日(公表日): 2013年02月14日
要約:
オーバーサンプリング型時間差デジタル変換器は、2つのパルス信号を生成する入力パルス発生回路(10)と、2つのパルス信号を生成する参照パルス発生回路(12)と、2つのパルス信号を相互に入れ替えるスワップ回路(14)と、入力パルス発生回路またはスワップ回路の出力を選択するマルチプレクサ(16)と、マルチプレクサの出力に応じて2つのパルス電流を出力する時間差電流変換回路(18)と、入出力端に2つのパルス電流がそれぞれ接続されたカレントミラー回路(20)と、カレントミラー回路の出力端に接続されたパルス電流とカレントミラー回路の出力電流との差電流を積分する積分回路(22)と、積分回路の出力信号と閾値電圧とを比較する比較回路(24)とを備え、比較回路の出力信号が制御信号としてスワップ回路に与えられる。
請求項(抜粋):
2つの入力信号から、始端エッジの時間差が前記2つの入力信号のエッジの時間差と等しく、終端エッジが揃った2つのパルス信号を生成する入力パルス発生回路と、 参照クロック信号から、始端エッジの時間差が前記参照クロック信号の周期と等しく、終端エッジが揃った2つのパルス信号を生成する参照パルス発生回路と、 前記参照パルス発生回路から出力される前記2つのパルス信号が入力され、制御信号に応じて、当該入力された2つのパルス信号を相互に入れ替えて出力するスワップ回路と、 前記入力パルス発生回路から出力される前記2つのパルス信号および前記スワップ回路から出力される前記2つのパルス信号が入力され、これら回路のいずれか一方から出力される前記2つのパルス信号を選択的に出力するマルチプレクサと、 前記マルチプレクサから出力される前記2つのパルス信号のそれぞれのパルス幅に応じた2つのパルス電流を出力する時間差電流変換回路と、 前記2つのパルス電流の一方が入力端に接続され、他方が出力端に接続されたカレントミラー回路と、 前記カレントミラー回路の出力端に接続されたパルス電流と前記カレントミラー回路の出力電流との差電流を積分する積分回路と、 前記積分回路の出力信号と閾値電圧とを比較する比較回路とを備え、 前記比較回路の出力信号が前記制御信号として前記スワップ回路に与えられる ことを特徴とするオーバーサンプリング型時間差デジタル変換器。
IPC (1件):
H03M 1/12
FI (1件):
H03M1/12 C
Fターム (6件):
5J022AA11 ,  5J022CB01 ,  5J022CF01 ,  5J022CF03 ,  5J022CF05 ,  5J022CF08

前のページに戻る