文献
J-GLOBAL ID:201602014911640765   整理番号:58A0061429

ラッチング・カウンタ II 非二進計数回路とトランジスタ回路

Latching Counters - Part 2.
著者 (2件):
資料名:
巻: 35  号: 11  ページ: 425-436  発行年: 1958年 
JST資料番号: Z0000A  資料種別: 不明
発行国: その他 (ZZZ) 
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
通常のEccles-Jordan工回路を基本とした計数回路は信頼性の点でなお難点があるので,新しぐダブル・パルスによる計数回路Catching Counterを開発した.これを用いた非二進計数回路(Scale-of-3,Scale-of-4,Scale-of-n)について入出力パルスの表とブロック図を与えて説明し,さらにトランジスタによる回路について詳述した
タイトルに関連する用語 (1件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る