文献
J-GLOBAL ID:201602216027552838   整理番号:15A1292559

負荷品質係数に基づく低ジッタクロック回路の研究【Powered by NICT】

Research of a low jitter clock circuit based on loaded quality factor
著者 (4件):
資料名:
巻: 36  号:ページ: 1584-1591  発行年: 2015年 
JST資料番号: C2448A  ISSN: 0254-3087  CODEN: YYXUDY  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 中国語 (ZH)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ジッタは,クロック信号の品質,電子システムに大きな意義を定量化する重要な仕様である。データ収集システムのための良好な信号対雑音比性能を得るために,低ジッタ性能を持つクロック信号が必要である。位相雑音とジッタの関係を用いて,位相雑音のLeesonモデルを考慮して,クロック信号発生回路のジッタと位相雑音特性を本論文で研究した。ジッタに及ぼす回路の負荷Q因子(Q_L)の影響を解析し,回路とジッタの主成分性能の明示的表現を示した。例,理論解析,シミュレーションと実験検証を行った100MHz低ジッタクロック信号発生回路をとった,この方法は2.5GHzサンプリングクロック信号発生回路に適用し,比較試験を行った。シミュレーションと実験結果は,ジッタと位相雑音特性を回路の負荷Q因子Q_Lの増加によって改善できることを示した。Data from the ScienceChina, LCAS. Translated by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
システム設計・解析 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る