文献
J-GLOBAL ID:201602218458201296   整理番号:16A0109814

チップスケール原子時計のための4.596GHz RF源の開発【Powered by NICT】

Development of 4.596 GHz RF source for chip-scale atomic clock
著者 (3件):
資料名:
巻: 27  号:ページ: 024130-1-024130-5  発行年: 2015年 
JST資料番号: C2482A  ISSN: 1001-4322  CODEN: QYLIEL  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
チップスケール原子時計(CSAC)は主に高周波源,物理学パッケージと他の周辺制御回路を含んでいる。CSACの短期安定性に関連するRF源はCSACsにおいて重要な役割を果たす。ディジタル位相同期ループの技術を本論文で4.596GHz RF源を実現した。RF源は三つの部分から構成されている,分数N周波数シンセサイザチップ,電圧制御発振器(VCO)とループフィルタを含む。マイクロ波信号源に用いられるディジタル位相同期ループの利点は低位相雑音と純スペクトルである。さらに,分数N周波数シンセサイザチップであるプログラマブルとして,出力周波数はR分周器とN分周器の値を構成する,CSACsの周波数制御を容易にするにより一掃される。関連式によって,ループフィルタのパラメータを近似的に計算し,300kHzループ帯域幅と55°の位相マージンを持つループフィルタを設計した。最後に,ディジタル位相同期ループに基づく全RF源についてシミュレーションし,製作し,試験した。結果はRF源の位相雑音は300Hzオフセットで--74.02dBc/Hz,CSACsのためのRF源の要求に合致している,ことを示した。Data from the ScienceChina, LCAS. Translated by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
レーザ一般 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る