文献
J-GLOBAL ID:201602271794969825   整理番号:16A1366712

個性を考慮した3値のアドレス指定可能なメモリのFPGA実装と評価

FPGA Implementation and Evaluation of Ternary Content Addressable Memory with Individuality
著者 (6件):
資料名:
巻: 20  号:ページ: 137-140(J-STAGE)  発行年: 2016年 
JST資料番号: U0425A  ISSN: 1880-1013  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 日本 (JPN)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本稿では,各LSIの製造に起因するデータ検索の個性を考慮した3値コンテンツアドレス可能メモリ(ITCAM)を提案する。ITCAMによるマスカブル検索の結果はLSIごとに異なる。筆者らは,ITCAMを2つのFPGAチップに実装し,実際にテストした。特性評価の結果,製造ばらつきによりLSIとワードのマスク値が多少異なることがわかった。マスク値の再現性を特定の条件下で確認した。ITCAMの動作時間が8,64,128システムクロックの場合,1つのFPGAチップ(CHIP A)では88%,73%,32%,他のチップ(CHIP B)では94%,52%,47%となった。このように,報告したITCAMは,各LSIに少しずつ個性を持たせる有望な解決策となった。(翻訳著者抄録)
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般  ,  論理回路 
引用文献 (12件):
  • [1] M. Brucoli, D. Cafagna and L. Carnimeo: A new synthesis procedure of cellular optimal linear associative memories for robot vision systems, Proc. IEEE International Workshop on Cellular Neural Networks and Their Applications (CNNA), pp. 369-373, 2000.
  • [2] W. Imafuku, S. Sakakibara, A. Kawabata, T. Ansari, H. J. Mattausch and T. Koide: Associative-memory-based prototype LSI with recognition and on-line learning capability and its application to handwritten characters, International Symposium on Intelligent Signal Processing and Communication Systems (ISPACS), pp. 627-630, 2009.
  • [3] C. Itoh, S. Kato and H. Itoh: Mood-transition-based emotion generation model for the robot's personality, International Conference on Systems, Man and Cybernetics (SMC), pp. 2878-2883, 2009.
  • [4] R. Yukawa, T. Kumaki, T. Fujita and T. Ogura: Ternary content addressable memory with individuality on FPGA, International Symposium on Nonlinear Theory and its Applications (NOLTA), pp. 1-4, 2015.
  • [5] G. Palumbo, M. Pennisi and M. Alioto: A simple circuit approach to reduce delay variations in domino logic gates, IEEE Trans. Circuits and Systems, Vol.59, No.10, pp.2292-2300, 2012.
もっと見る
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る