文献
J-GLOBAL ID:201602284072568487   整理番号:16A1173544

ExaNeStプロジェクト:エクサスケールシステムのための相互接続,貯蔵,およびパッケージング【Powered by NICT】

The ExaNeSt Project: Interconnects, Storage, and Packaging for Exascale Systems
著者 (27件):
資料名:
巻: 2016  号: DSD  ページ: 60-67  発行年: 2016年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ExaNestは電力効率の良い64ビットARMプロセッサ上に構築されたエクサスケールシステムのための画期的なコンピューティングアーキテクチャを支持する三つのヨーロッパプロジェクトの一つである。プロジェクトのこのグループは「すべて近い」と「シェア何」パラダイム,電力消費を切り下げるを共有する 性能目標を満たすために必要な素子数を減らすことにより信号の距離を短縮する最もデータ転送のための 井戸設置のコストとフットプリント面積として 。ExaNeStでは,設計・実装する(i)超高密度計算パッケージを提供する物理的ラック試作装置とその液体冷却サブシステム,(ii)分布(ノード)不揮発性メモリ(NVM)素子を用いた記憶アーキテクチャ,(iii)統一,低遅延相互接続,プロセッサ間流と貯蔵の混合のための望ましいサービス品質保証を支える効率的に設計された,および(iv)効率的なラックレベルメモリ共有,各ページだけで単一ノードでキャッシュ可能である。著者らの目標は,実際のハードウェアに代替貯蔵と相互接続オプションを試験し,実世界のHPCアプリケーションを用いたことである。ExaNeStコンソーシアムは,全価値連鎖を横切っての技術,技能,知識をまとめ,IP,包装,システム展開を計算するから,オペレーティングシステム,貯蔵,HPC,ビッグデータフレームワーク,最先端の応用まで。Copyright 2016 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
移動通信 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る