特許
J-GLOBAL ID:201603015560602420

液晶ディスプレイに用いられるゲートドライバ、電子回路及び方法

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人 エビス国際特許事務所
公報種別:特許公報
出願番号(国際出願番号):特願2013-012002
公開番号(公開出願番号):特開2013-174876
特許番号:特許第5913141号
出願日: 2013年01月25日
公開日(公表日): 2013年09月05日
請求項(抜粋):
【請求項1】 電子回路であって、 トリガーパルスに応じて充電信号を提供するメインドライバと、 前記充電信号を受信するように構成された複数の出力回路を含む出力領域と、 を含み、 前記複数の出力回路は、第1の出力回路と第2の出力回路とを含み、 前記第1の出力回路が提供する出力信号は、前記充電信号及びトリガーパルスに後続する第1のクロック信号に応じる信号であり、 前記第2の出力回路が提供する出力信号は、前記充電信号及び前記第1のクロック信号に後続する第2のクロック信号に応じる信号であり、 前記メインドライバは、 前記トリガーパルスを受信するように構成された制御端子と、前記充電信号を提供するように構成された出力端子とを有し、前記トリガーパルスに応じて導通状態になる第1のスイッチ素子と、 前記第1のスイッチ素子の前記出力端子に電気的に接続される第1の端子と、電圧源に接続される第2の端子と、前記充電信号のリセットに用いる、前記トリガーパルスに後続する第2のパルスを受信するように構成された制御端子とを有し、前記第2のパルスに応じて導通状態になることにより、前記第1のスイッチ素子の前記出力端子を前記電圧源に電気的に接続させる第2のスイッチ素子と、 前記第1のクロック信号を受信するように構成された第1の端子と、前記電圧源に接続される第2の端子と、前記第1のスイッチ素子の前記出力端子に接続される制御端子とを有し、前記充電信号に応じて導通状態になる第3のスイッチ素子と、 前記第1のスイッチ素子の前記出力端子に接続される第1の端子と、前記電圧源に接続される第2の端子と、前記第1のクロック信号を受信するように構成された制御端子とを有する第4のスイッチ素子とを含み、 前記トリガーパルスと、前記第1のクロック信号と、前記第2のクロック信号とが時間的に一部重なっていることを特徴とする電子回路。
IPC (2件):
G09G 3/36 ( 200 6.01) ,  G09G 3/20 ( 200 6.01)
FI (5件):
G09G 3/36 ,  G09G 3/20 621 A ,  G09G 3/20 622 A ,  G09G 3/20 622 D ,  G09G 3/20 622 E

前のページに戻る