特許
J-GLOBAL ID:201603015581267841

アナログデジタル変換器

発明者:
出願人/特許権者:
代理人 (1件): 國分 孝悦
公報種別:再公表公報
出願番号(国際出願番号):JP2013065631
公開番号(公開出願番号):WO2013-183688
出願日: 2013年06月05日
公開日(公表日): 2013年12月12日
要約:
並列型AD変換器にて、互いに異なる比較基準電位が入力され、その比較基準電位と入力されるアナログ入力信号とを比較する複数の比較器と、複数の比較器の出力をエンコードしてデジタル信号を出力するエンコーダと、基準電圧を抵抗分圧して比較基準電位を生成し抵抗間の出力ノードより比較器に供給する抵抗ラダー回路とを備え、抵抗ラダー回路における比較基準電位の出力ノードに対して、比較器が発生する雑音電流に応じた補正電流を供給するようにして、比較器が発生する雑音電流を補正電流によって打ち消し、抵抗ラダー回路のバイアス電流を低減でき、かつAD変換における精度劣化を抑制できるようにする。
請求項(抜粋):
入力されるアナログ入力信号をデジタル信号に変換するアナログデジタル変換器であって、 互いに異なる比較基準電位が入力され、当該比較基準電位と入力される前記アナログ入力信号とを比較する複数の比較器と、 前記複数の比較器の出力をエンコードして前記デジタル信号を出力するエンコーダと、 直列に接続された複数の抵抗を有し、基準電圧を抵抗分圧して前記比較基準電位を生成し前記抵抗間の出力ノードより前記比較器に供給する抵抗ラダー回路とを備え、 前記抵抗ラダー回路は、前記比較器が発生する雑音電流による前記比較基準電位の変動を前記出力ノードに電流を供給することによって補正する補正回路を有することを特徴とするアナログデジタル変換器。
IPC (2件):
H03M 1/36 ,  H03M 1/10
FI (2件):
H03M1/36 ,  H03M1/10 A
Fターム (8件):
5J022AA06 ,  5J022BA01 ,  5J022CB02 ,  5J022CB03 ,  5J022CB06 ,  5J022CD03 ,  5J022CF01 ,  5J022CF04

前のページに戻る