特許
J-GLOBAL ID:201603017128378341

Ga2O3系半導体素子

発明者:
出願人/特許権者:
代理人 (4件): 平田 忠雄 ,  岩永 勇二 ,  遠藤 和光 ,  伊藤 浩行
公報種別:公開公報
出願番号(国際出願番号):特願2015-166425
公開番号(公開出願番号):特開2016-015503
出願日: 2015年08月26日
公開日(公表日): 2016年01月28日
要約:
【課題】高品質のGa2O3系半導体素子を提供する。【解決手段】一実施の形態として、(100)面から50°以上90°以下の角度だけ回転させた面を主面とするn型β-Ga2O3基板2と、n型β-Ga2O3基板2上に形成されたβ-Ga2O3単結晶膜3と、β-Ga2O3単結晶膜3上に形成されたソース電極22a、22bと、n型β-Ga2O3基板2のβ-Ga2O3単結晶膜3と反対側の面上に形成されたドレイン電極25と、β-Ga2O3単結晶膜3中に形成され、ソース電極22a、22bが接続されたn型のコンタクト領域23a、23bと、β-Ga2O3単結晶膜3上にゲート絶縁膜26を介して形成されたゲート電極21と、を含むGa2O3系半導体素子20を提供する。【選択図】図1
請求項(抜粋):
第1の導電型を有し、(100)面から50°以上90°以下の角度だけ回転させた面を主面とするβ-Ga2O3基板と、 前記β-Ga2O3基板上に直接または他の膜を介して形成されたβ-Ga2O3単結晶膜と、 前記β-Ga2O3単結晶膜上に形成されたソース電極と、 前記β-Ga2O3基板の前記β-Ga2O3単結晶膜と反対側の面上に形成されたドレイン電極と、 前記β-Ga2O3単結晶膜中に形成され、前記ソース電極が接続された、前記第1の導電型を有するコンタクト領域と、 前記β-Ga2O3単結晶膜上、又は前記β-Ga2O3単結晶膜に形成された溝内にゲート絶縁膜を介して形成されたゲート電極と、 を含むGa2O3系半導体素子。
IPC (7件):
H01L 29/12 ,  H01L 29/78 ,  C30B 29/16 ,  H01L 21/336 ,  H01L 21/20 ,  H01L 21/363 ,  H01L 29/24
FI (9件):
H01L29/78 652T ,  C30B29/16 ,  H01L29/78 653C ,  H01L29/78 652K ,  H01L29/78 658E ,  H01L29/78 658A ,  H01L21/20 ,  H01L21/363 ,  H01L29/24
Fターム (31件):
4G077AA03 ,  4G077AB02 ,  4G077BB10 ,  4G077DB08 ,  4G077EB01 ,  4G077ED05 ,  4G077ED06 ,  4G077HA06 ,  4G077TA04 ,  4G077TB05 ,  4G077TC14 ,  4G077TC19 ,  4G077TK01 ,  4G077TK06 ,  5F103AA04 ,  5F103DD30 ,  5F103HH03 ,  5F103KK01 ,  5F103KK02 ,  5F103KK05 ,  5F103KK10 ,  5F103LL08 ,  5F103RR07 ,  5F152LL03 ,  5F152LL07 ,  5F152LL09 ,  5F152LL10 ,  5F152LM09 ,  5F152MM04 ,  5F152NN01 ,  5F152NQ01

前のページに戻る