特許
J-GLOBAL ID:201603019035551550

回路基板及びこれを搭載する電子装置

発明者:
出願人/特許権者:
代理人 (3件): 井上 学 ,  戸田 裕二 ,  岩崎 重美
公報種別:公開公報
出願番号(国際出願番号):特願2013-104633
公開番号(公開出願番号):特開2016-157705
出願日: 2013年05月17日
公開日(公表日): 2016年09月01日
要約:
【課題】 電磁雑音の発生を抑制する回路基板及びこれを搭載する電子装置を提供することを目的とする。【解決手段】 複数の層からなり、前記複数の層の一部あるいは全部の層間を接続するスルーホールを有し、前記スルーホールと接続された各層の接続端部は、前記スルーホールの中心軸を中心とした円周上において、角度がずらされた位置に設けられていることを特徴とする回路基板及びこれを搭載した電子装置。【選択図】 図1
請求項(抜粋):
複数の層からなる回路基板であって、 前記複数の層の一部あるいは全部の層間を接続するスルーホールを有し、 前記スルーホールと接続された各層の接続端部は、前記スルーホールの中心軸を中心とした円周上において、角度がずらされた位置に設けられていることを特徴とする回路基板。
IPC (2件):
H05K 1/02 ,  H01L 23/12
FI (3件):
H05K1/02 P ,  H01L23/12 N ,  H01L23/12 301L
Fターム (8件):
5E338AA03 ,  5E338BB25 ,  5E338CC04 ,  5E338CC05 ,  5E338CC06 ,  5E338CD12 ,  5E338CD23 ,  5E338EE13

前のページに戻る