特許
J-GLOBAL ID:201603019395988100

インタフェース回路

発明者:
出願人/特許権者:
代理人 (5件): 日向寺 雅彦 ,  小崎 純一 ,  市川 浩 ,  本間 惣一 ,  白井 達哲
公報種別:特許公報
出願番号(国際出願番号):特願2012-167632
公開番号(公開出願番号):特開2014-026883
特許番号:特許第6035954号
出願日: 2012年07月27日
公開日(公表日): 2014年02月06日
請求項(抜粋):
【請求項1】 一対の入力端子間に入力される交流電圧であって、調光器により位相制御または逆位相制御された交流電圧、または調光器を介さない位相連続した交流電圧を整流する整流回路と、 前記交流電圧を検出して検出電圧として出力する検出回路と、 入力される第1の制御信号に基づいてオンまたはオフに制御され、オンのとき前記一対の入力端子間に第1の電流を流し、オフのとき前記第1の電流を遮断する第1の回路と、 入力される第2の制御信号に基づいてオンまたはオフに制御され、オンのとき前記一対の入力端子間に前記第1の電流よりも大きい第2の電流を流し、オフのとき前記第2の電流を遮断する第2の回路と、 前記第1の制御信号と前記第2の制御信号とを生成する制御回路と、 を備え、 前記調光器によって逆位相制御された前記交流電圧が入力される場合には、 前記第1の回路は、前記検出電圧が規定値よりも小さいときはオンに制御され、前記検出電圧が前記規定値以上のときは、少なくとも前記検出電圧が低下して前記検出電圧が前記規定値以下になるまでオンに制御され、 前記第2の回路は、オフに制御されるインタフェース回路。
IPC (1件):
H05B 37/02 ( 200 6.01)
FI (2件):
H05B 37/02 L ,  H05B 37/02 J
引用特許:
審査官引用 (2件)

前のページに戻る