文献
J-GLOBAL ID:201702211196564546   整理番号:17A1570118

雑音効率増強のためのAC結合インバータスタッキングを用いた0.92NEFと0.85PEFを達成する心電図チョッパ増幅器【Powered by NICT】

An ECG chopper amplifier achieving 0.92 NEF and 0.85 PEF with AC-coupled inverter-stacking for noise efficiency enhancement
著者 (2件):
資料名:
巻: 2017  号: ISCAS  ページ: 1-4  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,携帯用または移植用E CG応用を意図した超低電力チョッパ安定化増幅器を提示した。このような増幅器の雑音効率を本質的に改善する新しい技術は,積層インバータへのAC結合まで変調信号によるGmブースティングに基づいていることを紹介した。65nm CMOSプロセスで設計し,シミュレーションした増幅器は,1V電源から17.7mWを消費する。三インバータを積み重ねることによって,提案した方法を用いた電源電圧の効率的電流再利用とより良い利用は0.85の最善と報告された雑音効率因子(NEF)0.92のと電力効率因子(PEF)をもたらした。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
増幅回路  ,  半導体集積回路 

前のページに戻る