文献
J-GLOBAL ID:201702212090516190   整理番号:17A0852712

ECG信号収集のための擬似非同期準位交差adc【Powered by NICT】

Pseudo Asynchronous Level Crossing adc for ecg Signal Acquisition
著者 (7件):
資料名:
巻: 11  号:ページ: 267-278  発行年: 2017年 
JST資料番号: W1885A  ISSN: 1932-4545  CODEN: ITBCCW  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
低電力,移植可能,長期生物医学センシング応用のための標的アナログ-デジタル変換器(adc)アーキテクチャを横断する新しい擬似非同期レベルを提示した。adc設計を横断する既存の非同期レベルの大部分とは対照的に,提案した設計はディジタル-アナログ変換器(DAC)と非連続時間比較器を持たない。代わりに,提案したアーキテクチャは,アナログメモリセルおよび動的コンパレータを用いた。アーキテクチャは,入力信号が変化しているときのみ事象を発生させることにより信号活性依存サンプリング動作を保持していた。アーキテクチャは,より小さなチップ面積,省エネルギーとより少ないアナログシステム成分の利点を提供する。低エネルギー消費に加えて動的コンパレータの使用はノイズ条件下においてよりロバストな性能をもたらした。さらに,動的コンパレータは単純な非同期準位交差系と同期処理ブロックした。提案adcは0.35μm相補型金属-酸化物-半導体(CMOS)技術に実装した,ハードウェアは0.0372mm~2のチップ面積を占め,1.8Vから2.4Vの電源電圧で動作する。adcの電力消費は,0.05Hzから1kHz信号帯域幅をもつ0.6μWであり,8ビットまでのビット(enob)の等価数を達成した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (4件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般  ,  パターン認識  ,  無線通信一般  ,  信号理論 

前のページに戻る