文献
J-GLOBAL ID:201702213964336809   整理番号:17A1570857

内メモリスタ計算を用いたコンパクトな8ビット加算器設計:Feynman最優秀論文賞:電気自動車挑戦の解決に向けて【Powered by NICT】

A compact 8-bit adder design using in-memory memristive computing: Towards solving the Feynman Grand Prize challenge
著者 (3件):
資料名:
巻: 2017  号: NANOARCH  ページ: 67-72  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
八垂直に積層したナノスケールクロスバー1ダイオード1メモリスタ1D1Mスイッチを用いた8ビット添加を実行するための新しいコンパクトなインメモリ計算設計を導入した。設計における各クロスバーは5行4列を持つだけであった。設計はFeynmanグランド賞の電気成分により課せられた50nmχ50nmχ50nmの大きさの制約を満たす小型8ビット加算器を作製するために使用されるかもしれない。高密度ナノスケールのメモリスタクロスバーを作製する能力と結合したサブ5nmナノスケールのメモリスタおよび単一分子ダイオード素子の潜在的可能性は,著者らの設計は最終的にFeynmanグランド賞のサイズ制約を満たすために作製できることを示唆した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
LCR部品  ,  ニューロコンピュータ 

前のページに戻る