文献
J-GLOBAL ID:201702215200740010   整理番号:17A1397959

10MHz帯域幅と12ビット分解能を持つ28mW,320MHz3~rd次連続時間時間インタリーブデルタ-シグマ変調器【Powered by NICT】

A 28mW 320MHz 3rd-order continuous-time time-interleaved delta-sigma modulator with 10MHz bandwidth and 12 bits of resolution
著者 (2件):
資料名:
巻: 2017  号: ICCSS  ページ: 180-184  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,標準90nm CMOS技術で実現した3~次二パス連続時間時間インタリーブ(CTTI)デルタ-シグマ変調器を提案した。アーキテクチャは,経路の間の積分器の共有から生じる遅延フィードバック経路問題を解決する新しい方法を用いた。変調器のクロック周波数は320MHzであるが積分器,量子化器とDACは160MHzで動作する。変調器は10MHzの帯域幅にわたりダイナミックレンジ12ビットを達成し,1.8V電源からほんの28mWの電力を消費する。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路  ,  変復調回路 

前のページに戻る