文献
J-GLOBAL ID:201702218553403465   整理番号:17A1400095

パンドラの箱を開く:安全なFPGA応用とIPセキュリティに関するRLUTの意味【Powered by NICT】

Opening pandora’s box: Implication of RLUT on secure FPGA applications and IP security
著者 (4件):
資料名:
巻: 2017  号: IVSW  ページ: 134-139  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
の多くの進んだ特徴のために,最新のFPGAは,航空宇宙,防衛,自動車,暗号と多くのような種々の応用のための一般的な実装プラットフォームになってきた。さらに,最新のFPGAはASICとFPGAの間の性能ギャップを低減した高性能ハードIPを装備したことが明らかになった。動的に再構成可能なルックアップテーブル(RLUT)は,その含有量は,ビットストリーム更新を必要とせずに内部的に更新され,ランタイム中でもできる最新FPGAの先進的な特徴である。これらRLUTsは零オーバヘッドペイロード設計とステルスハードウェアトロイを開発するために使用できる。効率的トリガリング法と組み合わせた場合,この現象は,暗号アプリケーションにおける潜在的バックドアの挿入につながる可能性がある。RLUTsはカスタマイズ可能なSボックスと軽量Sボックスマスキング方式を開発するために展開することができる。他の無効なサイドチャネル対策(シャッフリング)と組み合わせたとき,この軽量Sボックスマスキング方式は軽量の暗号化アプリケーションのための軽量で効率的なサイドチャネル対策を生成することができる。RLUTsもFPGAベースIP保護の長年の未解決の問題を解くために適用することができた。FPGAベンダーはIEEE P1735のような標準化スキームをもたらすIP保護のための重大な努力を行っている。しかし,IPの不正乱用を防止するための効率的な技術はまだ未解決の問題が残されている。本研究では,物理的複製不可能関数(PUF)と軽量暗号応用RLUTsを組合せた効率的なIPライセンス方式を開発した。FPGAセキュリティに関連した種々の応用のためのRLUTsの応用を要約した。FPGA上でのセキュリティ応用のためのRLUTsの適用性とIPライセンスプロトコルの開発によるFPGAセキュリティに対するその適用性を示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (5件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  符号理論  ,  集積回路一般  ,  ディジタル計算機ハードウェア一般  ,  データ保護 

前のページに戻る