文献
J-GLOBAL ID:201702221223462717   整理番号:17A1485018

集積回路におけるTrojansハードウエアの中和を支援するための冗長性の効果的な使い方【Powered by NICT】

Effective usage of redundancy to aid neutralization of hardware Trojans in Integrated Circuits
著者 (2件):
資料名:
巻: 59  ページ: 233-242  発行年: 2017年 
JST資料番号: H0891A  ISSN: 0167-9260  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: オランダ (NLD)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ハードウェアトロイは機密情報を漏らさあるいは全ICを不可能にする集積回路(IC)における悪意のある変化である。これらトロヤ群小惑星の検出は,論理またはサイドチャネルに基づく試験によって行った。サブnm技術でハードウェアトロイの検出は,プロセス変動に起因する多くの問題に直面する。従って,検出に完全に依存しない対策を考案する必要がある。そのような対策を達成するために,冗長性によるハードウェアトロイの効果を中和することを提案した。本研究では,ハードウェアトロイを中和する三重モジュラー冗長性(TMR)に基づく方法を提示した。面積に避けられないオーバヘッドを解決するために,TMR回路の選択経路上のみで実施される。与えられたディジタル回路の確率モデルを用いて,回路の異なる経路にトロイの影響を測定し,同様に可能性のある出力経路はトロイの配置に脆弱であることを見出した。セキュリティでは,TMRは等しく可能性のある主要な出力をもたらす経路に実施されるべきであることを提案した。も予測可能な経路上に置かれたトロヤ群小惑星の検出は,論理に基づく試験法により達成できることを示した。敵対者のために提案された冗長性モデルを克服するために,トロイのサイズが大きくなければならない。はこのような実行がサイドチャネルに基づく試験を用いて検出できることを示した。Copyright 2017 Elsevier B.V., Amsterdam. All rights reserved. Translated from English into Japanese by JST.【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 

前のページに戻る