文献
J-GLOBAL ID:201702235071736320   整理番号:17A1569937

LC VCOのためのキャリブレーションフリー低電力供給押出低減回路(鋼管コンクリート)【Powered by NICT】

A calibration-free low-power supply-pushing reduction circuit (SPRC) for LC VCOs
著者 (5件):
資料名:
巻: 2017  号: ISCAS  ページ: 1-4  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
キャリブレーションフリー低電力回路は電源変動に対するLC VCOの感受性を低下させることが提案されている,すなわち供給。提案した回路の詳細な解析と設計手順を示し,シミュレーションによって検証した。提案した技術の強度を説明するために,VCOを提案した回路なしでシミュレートした。26 3MHz/Vの最高Kv値で,シミュレーション結果は,提案した回路なしで50mVの電源変動用1.9GHz中心周波数からの14.5kHzと1.01MHzピーク偏差を示した。であると提案した回路のない290kHz/Vと20 3MHz/Vの供給押しと同等であった。これは従来のVCO実装上の押し供給の70倍改善を示した。添加では,提案する技法は,較正なしで全てのプロセスと温度変動を横切る126kHzの最悪ケースの周波数誤差を達成した。さらに,提案した回路は,VCO位相雑音に及ぼす無視できる効果を示した。1.9GHzで,提案した回路を用いたVCOの位相雑音は100kHzと1MHzの周波数オフセットで 2.9dBと0.1dB劣化した。提案した回路を20以下μΑを消費し,90nm RF CMOS技術におけるVCOの全面積の1.5%以下を占めている。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
発振回路 

前のページに戻る