文献
J-GLOBAL ID:201702236260794499   整理番号:17A1266870

65nm CMOSにおける連続周波数トラッキングループを持つ10GHz,56fs_rms集積ジッタと247dB FOMリングVCOベース注入同期クロック乗算器【Powered by NICT】

A 10 GHz 56 fsrms-integrated-jitter and -247 dB FOM ring-VCO based injection-locked clock multiplier with a continuous frequency-tracking loop in 65 nm CMOS
著者 (9件):
資料名:
巻: 2017  号: CICC  ページ: 1-4  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,位相シフトの検出を基にしたハイブリッド周波数トラッキングループ(FTL)を持った低ジッタリングVCOに基づく注入同期クロック乗算器(RILCM)を提案した。フルスイング擬似差動遅延セル(FS PDDC)を,デバイスの雑音を低下させる雑音から位相雑音への転換を提案した。高動作速度,高い検出精度,低出力外乱を得るために,良く整合したチャージポンプ(CP)と組み合わせた強くコンパクトなタイミング調整位相検出器(TPD)を設計した。ロック損失検出とロック回復(LLD LR)方式は,従来のPLLに類似したロック獲得能力を持つRILCMを考案し,初期周波数装置支援を除くと潜在的ロック損失を防止することである。65nm CMOSを用いて作製した,RILCMは0.07mm~2の活性面積を占め,10GHzで59.4mWを消費する。測定した結果は,それが56.1fs rmsジッタと 57.13dBcスパーレベルを達成することを示した。計算した性能指数(FOM)は 247.3dBであり,これは以前のRILCMsより良いと大面積LC ILCMにも匹敵していた。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
発振回路  ,  半導体集積回路 

前のページに戻る