文献
J-GLOBAL ID:201702241048252308   整理番号:17A1589421

組込みソフトウェア仮想化テスト技術標準フレームワーク研究【JST・京大機械翻訳】

Research on general framework of virtual testing for embedded software
著者 (4件):
資料名:
巻: 49  号:ページ: 49-55,121  発行年: 2017年 
JST資料番号: W1450A  ISSN: 0367-6234  CODEN: HPKYAY  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: 中国 (CHN)  言語: 中国語 (ZH)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
組込みシステムのハードウェアプラットフォームに対して、純ソフトウェアを用いてシミュレーションを行い、組込み式ソフトウェアに対して機能レベルテストを行う関連研究は比較的に不足しており、全体、統一、柔軟、標準のアナログ部品間のインターフェースが不足している。それは,異なるシステム,タイプのプロセッサのシミュレーションカーネルと,異なる種類の外部の間の迅速で直接的な統合と相互作用をもたらし,システムレベルの構成可能な能力,様々なシミュレーションコアとデバッガ(GDB)の間の直接的,効果的な相互接続と相互作用をもたらすことができない。それは,カスタム化,コンポーネント化,および仮想試験環境の迅速な構築のための目標を達成することができない。コンポーネント化の考えに基づいて,プロセッサのシミュレーション,外部のシミュレーション,およびデバッギング(GDB)の間の直接,高速の相互作用の標準構造,標準インタフェイス,および基本的処理論理を提案して,GDBの階層を最適化して,新しい機能を拡張した。それは,様々なシミュレーションプロセッサシステムを動的にロードして,サポートすることができた。仮想試験システムを開発し、提案方法、構造、インターフェイスの有効性と正確性を検証し、その他の同類技術、プロジェクトとの総合能力比較を行った。結果は,提案した方法と技術がより多くの優位性を持つことを示した。Data from Wanfang. Translated by JST【JST・京大機械翻訳】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
著者キーワード (3件):
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
計算機システム開発 

前のページに戻る