文献
J-GLOBAL ID:201702241328536767   整理番号:17A1359825

65nm CMOSによる積層電流モードアーキテクチャを用いた単一電源を用いた2.25mW/Gb/s80Gbps PAM4線形駆動回路【Powered by NICT】

A 2.25-mW/Gb/s 80-Gb/s-PAM4 linear driver with a single supply using stacked current-mode architecture in 65-nm CMOS
著者 (7件):
資料名:
巻: 2017  号: VLSI Circuits  ページ: C322-C323  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,コヒーレント光送信機のための低電力線形ドライバを報告した。単一電源を用いた低電力消費を達成するために積層した電流モードアーキテクチャを用いたドライバを提案した。運転者は可変等化器を用いて,増幅器の電流を調整することによりほとんど同じ出力波形から25~50Ω駆動インピーダンスことができる。提案されたドライバーは,65nm CMOS技術で作製し,80Gb/s PAM4信号に対する2.0Vppの差動出力振幅を持つ50Gb/s NRZ信号と2.25mW/Gb/sで2.9Vppの差動出力振幅を持つ3.6mW/Gb/sの電力効率を達成した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
増幅回路 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る