文献
J-GLOBAL ID:201702243258130406   整理番号:17A1720668

3倍フラクタル結合リング発振器を用いたSierpinski空間充填クロックツリー【Powered by NICT】

A Sierpinski Space-Filling Clock Tree Using Multiply-by-3 Fractal-Coupled Ring Oscillators
著者 (2件):
資料名:
巻: 52  号: 11  ページ: 2947-2962  発行年: 2017年 
JST資料番号: B0761A  ISSN: 0018-9200  CODEN: IJSCBC  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
空間充填クロックツリーは,LC共振クロッキングの利点をもつユニークなSierpinski結合リング発振器(SCRO)アレイからの均一な位相と振幅クロック多重による3を得るために提示した。三段インタリーブSCROs Sierpinski三角形に似ており,すべてに共通の周波数と同期している。SCROは,スキューを低減する整列した出力位相関係を提供する。辺長3.2mmの三角形クロック格子は空間充填クロックツリーで充填する。樹木エンドポイントにおける三次元積層変圧器はSCROアレイ振動の第三高調波を抽出し,抽出した時計の電圧振幅をスケールした。変圧器は注入したノイズを除去するための組み込み帯域通過フィルタリング機能を行った。90nm CMOSで集積した実験的プロトタイプを2.85~4.3GHzで動作し,0.7~1Vの電源電圧の下で19.2~49mWを消費する。 300mV添加電源雑音は,ジッタは3.4ps(rms)と17.7ps(pp)として測定した。測定結果は,このアプローチの両方からパワーとジッタの実質的改善を明らかにした。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  発振回路 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る