文献
J-GLOBAL ID:201702244320854943   整理番号:17A1568695

専用FPGA Toolchainsのアーキテクチャ合成の自動化のためのフィードバックベース設計空間探索サブシステム【Powered by NICT】

A Feedback-Based Design Space Exploration Subsystem for the Automation of Architectures Synthesis on Proprietary FPGA Toolchains
著者 (3件):
資料名:
巻: 2017  号: DSD  ページ: 151-154  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本研究では,独自のFPGAツール連鎖によるハードウェア加速器の合成における設計選択の自動化を支援するためのAPIのセットを露出するモジュラソフトウェアサブシステムを提示した。Vivado,Xilinx独自のFPGAツール連鎖周辺サブシステムをモデル化し,基準tcl界面に関してツール連鎖の特徴に及ぼす細粒粒制御を提供するために。そうするために,我々はそれが起こるので合成プロセスの出力を構文解析に対するツール連鎖の実行ライフサイクルを管理する自動的に,適切な入力を発生させることに焦点を当てた。tclスクリプトは,標準APIと相互作用する。このサブシステムに加えて,著者らはpolyFPGA,Vivadoに依存する反復ステンシルループ(ISL)のFPGA加速のためのフレームワークを拡張した。polyFPGAは入力コードを地図化ターゲットシステムに設置した,ストリーミングステンシル時間ステップ(SSTs),計算ユニットの待ち行列にする方法として,多面体モデルを採用した。を提示ソフトウェアサブシステムは,フィードバックに基づく方法で,待ち行列の長さと構造の周波数などの合成アーキテクチャのハイパーパラメータのセットの設計空間探索(DSE)の自動化を可能にし,合成プロセスと一連のユーザ定義された政策のからの情報ににより方法を示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般  ,  計算機網 

前のページに戻る