文献
J-GLOBAL ID:201702245136217453   整理番号:17A0911324

非常に効率的な確率的回路のための時間符号化値【Powered by NICT】

Time-Encoded Values for Highly Efficient Stochastic Circuits
著者 (6件):
資料名:
巻: 25  号:ページ: 1644-1657  発行年: 2017年 
JST資料番号: W0516A  ISSN: 1063-8210  CODEN: ITCOB4  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
確率的コンピューティング(SC)は,低面積オーバヘッドとフォールトトレランスを必要とする応用のために有望な技術であるが,比較的高い潜時に耐えることができる。SCパラダイムでは,無作為化ビットストリームで実行した論理計算。以前の研究では,流れは線形フィードバックシフトレジスタを生成した;これらはハードウェアコストに大きく寄与し,かなりの量の電力を消費した。信号値を符号化するための新しい手法を紹介した計算は,アナログ周期パルス信号を行った。パルス幅変調,特定の値に対応する時間符号化信号はパルス幅変調(PWM)信号の周波数とデューティサイクルを調整することによって発生させた。このアプローチを用いて,待ち時間,面積およびエネルギー消費はいずれも大幅に低下した。画像処理応用の実験結果は,99%まで性能高速化,エネルギー散逸が98%削減,従来の統計的手法と比較して40%の面積縮小を示した。提案した方法を用いて合成した回路は,従来の2成分系設計より高速でエネルギー効率高く作動できるフォールトトレランスと従来の確率的設計の低コスト利点を保持していた。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  集積回路一般  ,  論理回路 
タイトルに関連する用語 (2件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る