文献
J-GLOBAL ID:201702248513739708   整理番号:17A0942620

パワーエレクトロニクス応用のためのSoCベースFPGA ARM9プラットフォーム上のAHIL概念の実現【Powered by NICT】

Realization of AHIL concept on a SoC based FPGA-ARM9 platform for power electronic applications
著者 (3件):
資料名:
巻: 2017  号: CPE-POWERENG  ページ: 689-694  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
多くのパワーエレクトロニクス用途では短い開発時間の要求が初期開発段階における制御概念を証明し,実際の応用における臨界挙動を避けるために信頼性のあるシミュレーション研究を必要とする。シミュレーション研究は制御コードの一般的挙動を証明するために十分であった。しかし,ターゲットハードウェアプラットフォームアーキテクチャは制御挙動とコード安定性に影響した。リアルタイム要件も目的のハードウェアの試験を必要とする。,データ収集,制御アルゴリズムおよびパルスパターン発生を含む全制御システムを試験しなければならない。Hardware-in-the-Loop(HIL)試験が通常用いられる。高価なハードウェアを必要とし,避けられない遅延に起因するいくつかの欠点を持っている。本論文では,低コストSoCに基づく実時間プラットフォームを用いたループ概念における進歩したハードウェアの利点を組み合わせたものである。各セクション合理化された開発プロセスをもたらす責任の明確な定義をもつ実時間の応用における意味SoCと二重コアアーキテクチャを用いて概念を提示した。シミュレーションテストベンチを導入し,機能性を測定結果により証明した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
固体デバイス計測・試験・信頼性 

前のページに戻る