文献
J-GLOBAL ID:201702248999391442   整理番号:17A0965977

ハードウェア加速器を含む複合全システムを効率よくシミュレートする新しい方法【Powered by NICT】

A novel way to efficiently simulate complex full systems incorporating hardware accelerators
著者 (3件):
資料名:
巻: 2017  号: DATE  ページ: 658-661  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
持続成長トランジスタ数と結合したDennardスケーリングの破れを別々に特定用途向けハードウェア加速の重要性を増加させた;このようなアプローチは,汎用溶液と比較して顕著な性能とエネルギーの利点を提供する。そのようなアーキテクチャを徹底的に評価するために,全系を横切るトレードオフを評価するために設計者は非常に広範な設計空間探索を行う必要がある。,最近まで,設計は主にVerilogとVHDLのようなレジスタ転送レベル(RTL)言語が,非常に長いと高価な設計努力を導くを用いて行った。設計時間を短縮するために商業的および学術的両高レベル合成(HLS)ツールの広い範囲が明らかになった;それらツールの多くは,synthesisable SystemCで記述されたハードウェアアクセラレータを扱う。問題今日が,完全なユーザアプリケーション(すなわちフルシステムCPU/Mem/末梢シミュレータ)を評価のために使用される最もシミュレータはSystemC加速器のサポートを欠いていることである。この文脈において本論文では,一般的なSystemC加速器で構成された新規シミュレーション環境とおそらく最も広く知られているfullsystemシミュレータ(すなわちGEM5)を提案した。提案したシステムは,統合シミュレーションの大域的同期化の非常に重要な特徴を支持する唯一の解決策であるさらには二つの異なる計算集約的なユースケースに基づいて評価され,最終結果は,提示した手法は,既存のものよりも数桁高速であることを示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  図形・画像処理一般  ,  専用演算制御装置 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る