抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
連続縮小技術と拡大する電力密度の時代において,チップ(MPSoC)上のマルチプロセッサシステムはデバイス欠陥の成長プロミネンスと信頼性に関する問題の増加に苦しんでいる。本論文では,マルチコアシステムのための適応信頼性強化戦略を提案することにより信頼性挑戦に取り組んでいる。実際のタスク要求と同様にコア実行時運転条件に信頼性向上を動的に適応。信頼性向上は,組込みシステムのパラメータに悪影響を及ぼす可能性があるので,著者らは実行時間回復方法を提案した。実際では,賢明なタスク移動と滴下による冗長度オーバーヘッドを制限するための3モードマッピング法を実装した。著者らの実験は,制御可能な電力と熱オーバヘッドで誤差軽減の点で有望な結果を示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】