文献
J-GLOBAL ID:201702250983821879   整理番号:17A1646093

設計によるdesense:電子デバイスのための干渉フリーデザインへの多重忠実度アプローチ【Powered by NICT】

Design-by-desense: A multi-fidelity approach to interference-free design for electronic devices
著者 (3件):
資料名:
巻: 2017  号: EMCSI  ページ: 447-455  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
多重忠実度シミュレーションベースのワークフローは電子デバイスのための干渉フリーデザインを達成する効率的な手段として提示した。脱感作,または「desense」を用いることによって,一次性能指数として,ワークフローは三段階で達成した。1)信号完全性(SI)を用いた設計フローにおけるすでに存在することをシミュレーションモデルプリント回路基板(PCB)からの放射の高リスク源の同定,2)PCB,アンテナとデバイス構造を含む3D構造の物理的モデリング,および3)無線脱感作を予測するためのRFシステムと回路シミュレーション。ワークフローを分離するこれらの三つの相補的段階ににより,シミュレーションが非常に少ないコストと開発時間の期待されるほとんど付加的な工学研究を駆動し,市場への高速時間であることを示した。さらに,設計分野で一般的な方法を利用する効果的に,であるが,有利な,共通の目標を追求した異なる設計分野間の混合方法論にのみ可能でないことを示す 設計段階における無線周波数干渉(RFI)を最小化する非常に早かった。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
細胞膜の受容体  ,  生産工学一般 

前のページに戻る