文献
J-GLOBAL ID:201702256525003328   整理番号:17A1570169

RF回路相互接続木における自動位相雑音最小化のための方法論【Powered by NICT】

Methodology for automated phase noise minimization in RF circuit interconnect trees
著者 (3件):
資料名:
巻: 2017  号: ISCAS  ページ: 1-4  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
高周波回路における相互接続の位相雑音最小化,市販デジタルツール連鎖への統合のための方法論を提示した。生成した位相雑音の正確な推定はルックアップテーブル手法を使用してアナログシミュレーションの必要性を排除した。を用いて最適ツリー構造を生産するための動的計画法アルゴリズム。樹木を自動ネットリストに変換とVLSI流内に置かれ,送られる。28nm技術における逆注釈付きシミュレーションは,得られた結果は,実際の位相雑音の2.2dB以内であることを示したが,従来のマニュアル設計に比べて設計時間を大幅に減少させた。著者らの知識の及ぶ限りでは,これは位相雑音最小化のためのバッファ挿入の自動化に関する最初の研究である。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
電子回路一般 

前のページに戻る