文献
J-GLOBAL ID:201702259694181805   整理番号:17A1570577

単位利得電圧バッファとOTAを用いた分数次数発振器の設計【Powered by NICT】

Fractional-order oscillator design using unity-gain voltage buffers and OTAs
著者 (7件):
資料名:
巻: 2017  号: MWSCAS  ページ: 555-558  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本研究では,二単位利得電圧バッファ,二演算相互コンダクタンス増幅器,一つの抵抗,および二個のコンデンサを用いた新しい電圧モード分数次数振動子を提示した。全20個のMOSトランジスタにおける整数次数だけでなく分数次数振動子を用いたの設計手順を議論した。振幅,位相,振動の状態,振動の振動数に対する分数次数キャパシタの影響を示した。±1.65V電源電圧で,TSMCの0.35μmレベル3CMOSプロセスパラメータを用いたSPICEシミュレーションは,それらの動作を検証し,理論値と比較し,種々の事例を示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
発振回路 

前のページに戻る