文献
J-GLOBAL ID:201702260203456943   整理番号:17A1359829

自律SRPG/DVFSと温度追跡時計を用いた12.4pJ/cycleしきい値,16pJ/cycle近しきい値ARM皮質M0+MCU【Powered by NICT】

A 12.4pJ/cycle sub-threshold, 16pJ/cycle near-threshold ARM Cortex-M0+ MCU with autonomous SRPG/DVFS and temperature tracking clocks
著者 (7件):
資料名:
巻: 2017  号: VLSI Circuits  ページ: C332-C333  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
IoT要求に適用されたものとほとんど同じ変化が,一般的な要求は最小システムコストと物理的体積と最大電池寿命である。サブ閾値動作は有望であるが,単一非最適化または常時成分は他の低電圧利得を除去することができる。本研究では,完全に統合されたマルチモードIVR,常時電力制御,およびオンチップクロック源をもつ高度に統合されたしきい値以下の可能なARMベースMCUを示し,12.44pJ/cycle活性エネルギー(6.3pJ/cycleは理想的な),139.4nW待機電力(46nW理想的)と1μW ULPBench電力を達成した。簡単な適応回路は0~70°Cの待機IVRとアクティブシステムクロックのための効率的で正確であることを実証したCopyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
トランジスタ 

前のページに戻る