文献
J-GLOBAL ID:201702261488265763   整理番号:17A1359314

センサ類似体界面の操作及び差動差分増幅器の高速CMOS BiJFETのためのAB級差動段の新しいアーキテクチャ【Powered by NICT】

The new architectures of the class AB differential stages for the high-speed CMOS-BiJFET of the operational and differential difference amplifiers of the sensor analog interfaces
著者 (4件):
資料名:
巻: 2017  号: SIBCON  ページ: 1-6  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
入力で設計した両端を考慮し,電流は出力AB級多チャネル微分段階(MDS),操作(演算増幅器)および差動差分(DDA)増幅器における研究,低温と放射線被曝を含むしようとした。考慮したMDSの特徴は,古典的な基準電流源の非存在下,入力トランジスタの定常状態挙動を設定すること,また活性運転の広い範囲である。最終品質は演算増幅器の最大回転速度の顕著な増加とDDA(SRout)の条件の一つである。提案したMDSは,エミッタ(ソース)電圧フォロワのイナータンス,高速演算増幅器のISの構造中に存在すると接続された,それらの入力段階(IS)のいわゆる「動的非対称性」によって引き起こされたSRoutにおいて制約を課さない。を考察MDSにおけるフォロワされていない。これは大信号動作における演算増幅器の最大高速応答(DDA)を得ることができ,それらの小信号動作条件に対応した。研究DDAの構築とJFET-CMOS MDSに基づくオペアンプの例を与えた。XFab技術プロセスのためのMDSのオペアンプのシミュレーション結果を示し,MDS(6÷100μΑ)のミクロ領域で最大回転速度は260~700V/μsの範囲にあることを示した。MDSの示唆されたアーキテクチャは設計技術者の見解を拡大システムオンチップのためのアナログIPモジュールの入力段の構築の新しい方法と演算増幅器とDDAの古典的回路,現代技術を基に実現に有意に追加した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
増幅回路 

前のページに戻る