抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,挿入されたバススイッチと中継器に基づく3Dデータバス上のクリティカルアクセス時間を最小化するための発見的アルゴリズムを提案した。数時間刻みの3Dデータバスのトポロジーを考えると,アルゴリズムは最初にバススイッチは全ての時間刻みを評価することによりそれらの不必要なローカルバス容量性負荷を分離するために挿入する。,ソースドライバーに近い信号中継器,電流クリティカルパスに位置することを挿入し,クリティカルアクセス時間を最小化するためのそれらのサイズを調整する。同調法は付加的な改善まで反復されていない。45nm技術を用いた種々のトポロジーを持ついくつかの生成された3Dデータバスを試験し,実験結果により,提案アルゴリズムは平均3Dデータバスのクリティカルアクセス時間を低減50.6%まで劇的にできることを示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】