文献
J-GLOBAL ID:201702262693356356   整理番号:17A1276484

FPGA上でのブロックベースアナログ回路の実時間エミュレーション【Powered by NICT】

Real-time emulation of block-based analog circuits on an FPGA
著者 (2件):
資料名:
巻: 2017  号: SMACD  ページ: 1-4  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
アナログ信号処理回路のためのリアルタイムエミュレーションプラットフォームを提供するために,一定の最悪ケース実行時間とブロックベースアプローチを提案した。異なるテストケースに対するその出力を比較する非実時間SPICEシミュレーションによりこの手法のFPGAによる実装を評価した。実装は,88.2kHzのサンプリング速度で動作し,0.096ms(12ビットADC)および0.190ms(16ビットADC)の低いラウンドトリップ時間を特徴とする。複素フィルタ構造に対して,SPICE交流解析により予測された周波数応答を正確に再現できた。さらに,SPICEを用いたFPGAベースエミュレーションの測定した過渡応答を比較し,アプローチの利点と欠点を議論した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
図形・画像処理一般 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る