文献
J-GLOBAL ID:201702268484358379   整理番号:17A1253653

マルチコアプロセッサを用いた100GbEネットワークのための仮想ネットワーク機能の設計【Powered by NICT】

Designing Virtual Network Functions for 100 GbE Network Using Multicore Processors
著者 (4件):
資料名:
巻: 2017  号: ANCS  ページ: 49-59  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ネットワーク機能仮想化(NFV)は,コストを低減し,ネットワーク事業者のためのサービス展開を加速するためのソフトウェアベースのネットワーク機器を設計する上で大きな柔軟性を紹介した。しかし,100GbEおよびそれ以上の高速ネットワークの急速な発展と,商品サーバ上の仮想ネットワーク機能(VNF)を効率的に設計するかが,困難な問題となっている。ネットワークハードウエアとソフトウエアの進歩は,ハードウェア加速とカーネル/ドライバ最適化を用いた高速ネットワークアプリケーションの設計を容易にしたが,設計を最適化した高性能VNFsに既存の技術を如何に活用するかはまだあいまいである。本研究では,ネットワークスイッチング/ルーティング,アクセス制御,測定とセキュリティの領域をカバーする四の広く使用されているVNFsの設計と評価に焦点を当て,Intel DPDK高速パケットI/Oライブラリによって支持されたマルチコアプラットフォームを用いた。100Gbpsネットワーク速度のためのプログラム可能なNFVプラットフォームを実現するための利用可能な設計オプションと処理汎用ネットワークパケットを記述した。広範な実験により,各VNFの性能とパケット損失率,処理時間当たりパケット遅延,パケット単位の設計オプションを評価した。収集されたデータ上での評価に基づいて,プログラム可能性の最高レベルを達成しながら,線速度を維持するために与えられたハードウェア資源の最適設計を提案した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  汎用演算制御装置  ,  制御方式 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る