抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
より大きな成分数と電力効率の追求における近代的コンピュータスケーリング傾向は,不幸なことに,lessreliableハードウエア,結果的にソフトエラー脱出intoapplicationデータ(「サイレントデータ破損」)をもたらした。高検出率,低い偽陽性率,および低い計算オーバヘッドを持つことをavailabilityof効率的な誤り検出器のシステム回復力ヒンジの向上のための技術。残念なことに,duringaddress発生を故障を検出するための効率的な検出器が広く研究されていない(特に大規模アレイを指標との関連で)。構造アドレス計算に影響するビットフリップを検出するためのPRESAGEと呼ばれる新しい軽量コンパイラ駆動技術を提示した。PRESAGEの基礎となる重要な洞察は,既に生じる誤差を伝搬する任意のアドレス計算方式である一つの特定のアレイアクセスを悪化させるが,他の(誤った)完全計算と思われる方式よりも優れていることである。誤差の伝搬を保証ループ出口pointsand容易に検出可能な誤差状況に無症候性破損を助けるで検出器を配置することを可能にする。PolyBenchベンチマークを用いた実験により,PRESAGEベース誤差検出器は高い誤り検出率を有する低オーバヘッドを招くことを示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】