文献
J-GLOBAL ID:201702269656046834   整理番号:17A1037287

進行中の作業:ループシミュレーションにおけるハードウェアのための同期式直列インタフェイスのFPGA実装【Powered by NICT】

Work-in-Progress: FPGA Implementation of Synchronous Serial Interface for Hardware in Loop Simulation
著者 (4件):
資料名:
巻: 2017  号: RTAS  ページ: 133-136  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
同期駆動の正確な制御は,ロータの正確な位置フィードバックに依存する。これは絶対位置エンコーダを用いて達成できた。エンコーダに用いるプロトコルの一つは,同期式直列インタフェイスである。このプロトコルを用いたエンコーダは,駆動あるいは実験室での試験装置を接続しなければならない。物理的ハードウェアを回避するために,本論文では,ハードウェアインザループ・シミュレーションに使用される実時間シミュレータのFPGA層におけるSSIプロトコルの実装を提案した。実際符号器ハードウェアの代わりに使用する信号インタフェイスボード。信号インタフェースボードをリアルタイムシミュレータと関連している。プロトコルの提案した実装を用いた同期駆動をテストするために使用されるループシミュレータにおける中電圧ハードウエア。埋め込まれたプロトコルの実時間応答の精度を評価するために試験も自動化した。実験室試験と共に自動試験結果は,この論文に提示されている。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
システム設計・解析  ,  電動機 

前のページに戻る