文献
J-GLOBAL ID:201702270495111182   整理番号:17A1392534

位置追跡のための小型化したGNSSロガーにおけるイラストを用いた超低電力センサノードの回路とシステム設計Iアナログ回路技術【Powered by NICT】

Circuit and System Designs of Ultra-Low Power Sensor Nodes With Illustration in a Miniaturized GNSS Logger for Position Tracking: Part I-Analog Circuit Techniques
著者 (15件):
資料名:
巻: 64  号:ページ: 2237-2249  発行年: 2017年 
JST資料番号: C0226B  ISSN: 1549-8328  CODEN: ITCSCH  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
部品IおよびIIに分け,は,センサノードの小型化を加速したことを回路設計における最近の革新をレビューした。鍵となるビルディングブロック,センサインタフェイス,タイミング参照,データ通信,エネルギー収穫,および電力管理などの設計技術をレビューした。特に,第I部では,小型化したセンサノードのためのアナログ回路技術とセンサインタフェイスを紹介した。このようなシステムのエネルギー収支は小さい電池体積のために高度に制限されている。,超低電力設計技術は重要なイネイブラーであり,検討した。小型モノリシック集積化のための設計手法についても考察した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路  ,  AD・DA変換回路 

前のページに戻る