文献
J-GLOBAL ID:201702270497612486   整理番号:17A0942616

非対称多重処理:パワーエレクトロニクスにおけるSoC型実時間制御のための有望な選択【Powered by NICT】

Asymmetric multiprocessing: A promising option for SoC-based real-time control in power electronics
著者 (4件):
資料名:
巻: 2017  号: CPE-POWERENG  ページ: 666-670  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ハイエンドパワーエレクトロニクス応用のための電流制御システムとエミュレーションシステム(ハードウェアインザループ,HILまたはプロセッサにループ,PIL)は,しばしば多数の成分と連結バスの通信と高レベル制御のためのマイクロコントローラ,実時間制御のためのDSP,高速並列動作とデータ収集のためのFPGA部,マルチポートRAM構造またはバスシステム相互接続構造。システムオンチップ(SoC)は,単一ダイ上のこれらの機能の多くを組み合わせた。は,コスト低減と非常に速い内部通信を組み合わせた空間還元の利点を与えた。このようなシステムは,研究と工業的応用のための,非常に関連性をもつことになる。例としてここで使用したSoCは,デュアルコアARM9硬質プロセッサシステム(HPS)とFPGA,これらの成分間の高速連結を組み合わせたものである。SoCシステムは実時間制御とエミュレーション能力を提供するために注意深いソフトウエアとファームウエア概念を必要とする。本論文では,SoCの資源を使用する最適な方法を実証し,SoCの内部構造に起因する課題を考察した。鍵となるアイデアは,非対称多重処理を使用することである:1つのコアは,ハードリアルタイムのためのベアメタルオペレーティングシステムを使用した。他のコアは,サービス機能とコミュニケーションのための「リアルタイム」Linuxを行っている。FPGAが柔軟なプロセス指向界面(A/D,D/A,スイッチング信号),準硬質有線保護とリアルタイム制御サイクルの正確な時期に使用されている。実装の方法は,一般的に知られていると時々も示唆したが,著者の厳しい実時間制御またはエミュレーションの文脈で実行され,記録されたほとんどの知識である。本論文では,実装の方法,プロセス界面を含むを詳述し,選択された概念の利点と欠点を論じた。測定結果は,溶液の特性を示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
半導体集積回路 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る