抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
は現代のCPUとGPUに対するStratix V FPGAを標的とするOpenCLのAltera SDKを用いたロディニアベンチマークスイートのパワーと性能を評価した。ベンチマークあたり複数のOpenCLカーネル,FPGAのために特に最適化ループパイプラインカーネルに元のGPU実装の直接ポートの範囲を研究した。結果に基づいて,OpenCLデバイスを横切る機能的携帯型であるにもかかわらず,GPU最適化コードの直接ポートをスライディングウィンドウのようなFPGA固有技術と最適化カーネルと比較してうまく作動しないことを見出した。しかし,FPGA固有最適化を利用することにより,NVIDIA K20c GPUと比較してAltera Stratix V FPGAを用いた3.4までのx良好な電力効率を達成し,良好なCPUに比べて時間と電力効率を行うことができた。Arria10,硬化FPUのために,浮動小数点集約的なベンチマークのStratix Vに比べて著しく優れた性能を示す予備的結果を提示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】