文献
J-GLOBAL ID:201702279602728410   整理番号:17A0967221

ISAレベル故障注入ツールの可制御性と効率を改善するための軽量技術【Powered by NICT】

Light-Weight Techniques for Improving the Controllability and Efficiency of ISA-Level Fault Injection Tools
著者 (3件):
資料名:
巻: 2017  号: PRDC  ページ: 68-77  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
命令セットアーキテクチャ(ISA)レジスタと主記憶でbitflip断層の注入,ISAレベル故障注入は,過渡的および間欠的ハードウエア故障の影響を研究するための広く使用されている。ISAレベル故障注入ツールは,再現性,可観測性,可到達性,侵襲性,効率および制御性のような異なった特性によって特徴付けられる。本論文では,オブジェクトコード解析を用いた可制御性と効率を改善する二つの注射前解析技法を提案した。可制御性を改善するために,潜在的標的位置に格納されているデータのタイプを同定するための手法を提案する。これはユーザは,アドレス,データおよび/または制御情報への故障注入を選択的に可能にする。実験結果は,八つのプログラムにおける標的位置の84 100%のデータ型をこの方法で同定することに成功したことを示した。第二の方法は,試験したシステムにより検出される先験的に知られている断層の注入を回避することにより,すなわち,断層せん定による効率を改善した。この技術はプログラムカウンタとスタックポインタのあるビットの不具合は,常に機械例外により検出されるという事実のレバレッジを行った。故障空間からこれらのビットの排除は有意に断層空間を,故障注入キャンペーンを行うために要する時間を減らすことができることを示した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
システム設計・解析 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る