文献
J-GLOBAL ID:201702279620123860   整理番号:17A1570909

櫛形電極容量蒸気センサのための0.7V静電容量へのディジタル変換器【Powered by NICT】

A 0.7 V Capacitance-To-Digital Converter for Interdigitated Electrode Capacitive Vapor Sensors
著者 (4件):
資料名:
巻: 2017  号: NGCAS  ページ: 121-124  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
本論文では,静電容量センサ応用のためのCMOS静電容量ディジタル変換器(CDC)を提案した。オフチップ静電容量型センサは,櫛形電極(IDE)構造に及ぼす被覆センシング材料により作製した。CDCは単一チップにおける静電容量フロントエンドと12ビット逐次近似レジスタアナログ-ディジタル変換器(SAR ADC)のセンサデータを変換ディジタル符号に使用されている。提案した静電容量フロントエンド回路は,参照容量と電圧の組合せの選択論理によるダイナミックレンジを拡張した。SAR ADCは単調性キャパシタスイッチング法を用いると入力コモンモード電圧は電源電圧に収束した。このチップはTSMC0.18μmの1P6M CMOSプロセスを用いて試作され,コアは719×276μm2の面積を占めている。CDCは0.7V電源電圧と0.25msの測定時間で220nW消費1.5 78pFと8.35ビットENOBの測定間隔を達成した。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路  ,  撮像・録画装置 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る