文献
J-GLOBAL ID:201702298607794373   整理番号:17A1273556

埋込みシステムにおける高速メモリ完全性検証のための歪んだ木のカスタム化【Powered by NICT】

Customizing Skewed Trees for Fast Memory Integrity Verification in Embedded Systems
著者 (4件):
資料名:
巻: 2017  号: ISVLSI  ページ: 213-218  発行年: 2017年 
JST資料番号: W2441A  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
埋め込みシステムにおけるメモリ完全性は,信頼できるシステム設計における長年の課題となっている。悪意ある攻撃例えば再生,なりすまし,スプライシングから信頼できない外部メモリを確保するために既存の方式は,メモリ完全性ツリーを用いた実行時インテグリティ検証を行った。しかし,既存の手法に使用する平衡メモリ完全性樹木は実行時検証中の過度のメモリアクセスオーバヘッドをもたらした。本論文では,アプリケーションのメモリアクセスパターンに基づくカスタマイズされた完全性木を構築するためのフレームワークを提案した。フレームワークは,データアクセスの頻度を解析するためにオフラインプロセスに基づいており,周波数パターンに基づく歪んだメモリ完全性木を生成するパッケージマージアルゴリズムを利用した。著者らの知る限り,本研究はカスタマイズしたメモリ完全性ツリー生成のための自動化手法を提案した最初のものである。外部DRAMを持つAltera NIOS IIプロセッサ上で提案アプローチの有効性を検証した。広く使用されているCHStoneとSNU実時間ベンチマークからの応用に基づく実験結果は,バランスのとれたメモリ完全性木を使用する提案手法は,事例と比較して18%の平均性能向上をもたらすことができることを示した。完全性木検証の更なる性能向上を提供するために,著者らはNIOSIIプロセッサ上でのカスタム命令を用いた暗号化/復号化動作を実現した。は検討するアプリケーションにとって追加10X性能改善をもたらした。Copyright 2017 The Institute of Electrical and Electronics Engineers, Inc. All Rights reserved. Translated from English into Japanese by JST【Powered by NICT】
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
, 【Automatic Indexing@JST】
分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
計算機システム開発  ,  ディジタル計算機方式一般  ,  集積回路一般 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る