特許
J-GLOBAL ID:201703001864276010
表示装置及びプログラム
発明者:
,
,
出願人/特許権者:
代理人 (1件):
河野 英仁
公報種別:公開公報
出願番号(国際出願番号):特願2016-080375
公開番号(公開出願番号):特開2017-032974
出願日: 2016年04月13日
公開日(公表日): 2017年02月09日
要約:
【課題】表示データ量の増大に伴い、周波数が高くなると、信号歪が増大し表示画質の劣化が生じ、構成回路の消費電力が増大する。また、複数の信号線で構成されるデータバス上の表示データが、同じタイミングで変化すると同様の問題が生じる。【解決手段】信号処理部1は、第1のパターン3の画像信号DA1と、第2のパターン4の画像信号DA2との階調差が、閾値以上かどうかを判定し、判定結果Resultを出力する判定部12と、判定結果Resultに応じて、CLKOとCLKE間の位相差を制御し出力するタイミング制御部13と、CLKO及びCLKEを用いて、DA1とDA2とを結合した画像信号DB、を表示パネル2に出力するデータ出力部14とを有する。信号処理部1から、表示パネル2に出力されるDBは、同時スイッチングがおきないように制御される。【選択図】図1
請求項(抜粋):
少なくとも第1のパターンを表示する第1のサブ画素と、第2のパターンを表示する第2のサブ画素から構成された単位画素が、行または列方向に交互に配列された表示パネルと、
前記第1のパターンからなる画像データと前記第2のパターンからなる画像データに対して、前記画像データ内の最大階調値差を変調することにより、前記表示パネルに入力される結合画像信号の各ビット信号間の立ち上がりもしくは立下りの同期もしくは非同期をコントロールする信号処理部と、
を備えることを特徴とする表示装置。
IPC (3件):
G09G 3/36
, G09G 3/20
, G02F 1/133
FI (13件):
G09G3/36
, G09G3/20 611C
, G09G3/20 642K
, G09G3/20 612J
, G09G3/20 641P
, G09G3/20 612U
, G09G3/20 621K
, G09G3/20 660X
, G09G3/20 612K
, G09G3/20 612L
, G09G3/20 650J
, G09G3/20 621M
, G02F1/133 550
Fターム (38件):
2H193ZA04
, 2H193ZB02
, 2H193ZB03
, 2H193ZC16
, 2H193ZF11
, 2H193ZR10
, 5C006AA16
, 5C006AA22
, 5C006AC27
, 5C006AC28
, 5C006AF45
, 5C006AF53
, 5C006AF59
, 5C006AF72
, 5C006BB16
, 5C006BC03
, 5C006BC12
, 5C006EC12
, 5C006FA04
, 5C006FA13
, 5C006FA23
, 5C006FA31
, 5C006FA48
, 5C080AA10
, 5C080BB05
, 5C080CC03
, 5C080CC04
, 5C080DD06
, 5C080DD09
, 5C080DD12
, 5C080EE29
, 5C080FF11
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
, 5C080JJ05
, 5C080JJ06
, 5C080JJ07
前のページに戻る