特許
J-GLOBAL ID:201703003090499154
電力コンバータソフトスタート回路
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
片寄 恭三
公報種別:公表公報
出願番号(国際出願番号):特願2016-557168
公開番号(公開出願番号):特表2016-540493
出願日: 2013年12月05日
公開日(公表日): 2016年12月22日
要約:
PWM制御回路、及びPWM制御回路のソフトスタート回路要素が提示される。スタートアップの間、内部ソフトスタート回路ランプ信号と外部的に接続されたキャパシタを横切る電圧との内の低い方に従って、ソースフォロワ回路がパルス生成器誤差増幅器に入力を提供する。外部的に接続されるキャパシタに提供される充電電流を制限するように、電流源がソースフォロワに接続される。
請求項(抜粋):
DC-DCコンバータのパルス幅変調(PWM)制御を提供するための制御回路(100)であって、前記制御回路(100)が、
パルス生成回路、
内部ソフトスタート回路(142)、及び
外部ソフトスタート端子(114)、
を含み、
前記パルス生成回路が、誤差増幅器(140)及び比較器回路(136)を含み、
前記誤差増幅器(140)が、ソフトスタート入力信号(SS)を受信する第1の誤差増幅器入力(143)と、基準電圧信号(VREF)を受信する第2の誤差増幅器入力(144)と、前記DC-DCコンバータの出力条件を表すフィードバック信号(FB)を受信する第3の誤差増幅器入力(146)と、前記フィードバック信号(FB)と前記ソフトスタート信号(SS)及び前記基準電圧信号(VREF)の内の低い方との差を表す誤差増幅器出力信号(141)を提供する出力(141)とを含み、
前記比較器回路(136)が、前記誤差増幅器出力信号(141)を受信する第1の入力(+)と、周期的ランプ信号(135)を受信する第2の入力(-)と、前記誤差増幅器出力信号(141)及び前記周期的ランプ信号(135)に従ってパルス幅変調出力信号(136a)を提供する出力とを含み、
前記内部ソフトスタート回路(142)が、キャパシタ増幅器回路(142a)及び出力回路(142b)を含み、
前記キャパシタ増幅器回路(142a)が第1のキャパシタ(C1)を含み、前記第1のキャパシタ(C1)が、第1の電流源(I1)に接続される第1の端子と、前記制御回路(100)のスタートアップの間、前記第1のキャパシタ(C1)の前記第1の端子において立ち上がり電圧を提供するように第1の電流ミラー回路(M1、M2)に接続される第2の端子とを備え、
前記出力回路(142b)が、前記制御回路(100)のスタートアップの間、前記第1のキャパシタ(C1)を横切る電圧に少なくとも部分的に基づいて、立ち上がり内部ソフトスタート回路出力信号を前記第1の誤差増幅器入力(143)に提供し、
前記外部ソフトスタート端子(114)が、前記制御回路(100)のスタートアップの間、前記第1の誤差増幅器入力(143)における電圧の立ち上がり時間を少なくとも部分的に制御するために、前記第1の誤差増幅器入力(143)と回路接地との間の外部キャパシタ(Cext)の接続を可能にするように前記第1の誤差増幅器入力(143)に直接的に接続される、
制御回路。
IPC (1件):
FI (2件):
H02M3/155 B
, H02M3/155 H
Fターム (17件):
5H730AA20
, 5H730AS05
, 5H730BB13
, 5H730BB57
, 5H730DD04
, 5H730EE08
, 5H730EE13
, 5H730EE59
, 5H730FD01
, 5H730FD41
, 5H730FF02
, 5H730FG05
, 5H730XC04
, 5H730XC14
, 5H730XX02
, 5H730XX15
, 5H730XX26
前のページに戻る