特許
J-GLOBAL ID:201703006073935918

空間効率的な封じ込めデバイスおよびこれを作成する方法

発明者:
出願人/特許権者:
代理人 (2件): 稲葉 良幸 ,  大貫 敏史
公報種別:特許公報
出願番号(国際出願番号):特願2014-527350
特許番号:特許第6117788号
出願日: 2012年08月27日
請求項(抜粋):
【請求項1】 電気的に作動して開くことができる封じ込めリザーバを含む第1のマイクロチップ素子と、 生体適合性基板を含む第1の電子プリント回路基板(PCB)であって、前記第1のPCBが1つまたは複数の電子部品が固定された第1の側と、前記第1の側に対向する第2の側であって前記第1のマイクロチップ素子が固定された前記第2の側と、を有する第1の電子プリント回路基板(PCB)とを含み、 前記マイクロチップ素子は、前記1つまたは複数の電子部品に電気接続され、 前記第1のPCBの前記生体適合性基板は、前記1つまたは複数の電子部品を含む気密的に密閉されたエンクロージャの部分を規定する、封じ込めデバイス。
IPC (2件):
A61M 37/00 ( 200 6.01) ,  A61N 1/36 ( 200 6.01)
FI (2件):
A61M 37/00 550 ,  A61N 1/36
引用特許:
出願人引用 (1件) 審査官引用 (1件)

前のページに戻る