特許
J-GLOBAL ID:201703006212354801

メカトロニクス回路遮断装置および関連トリガリング方法並びに高直流を遮断する際のその使用方法

発明者:
出願人/特許権者:
代理人 (1件): 特許業務法人 信栄特許事務所
公報種別:特許公報
出願番号(国際出願番号):特願2014-548018
特許番号:特許第6154400号
出願日: 2012年12月20日
請求項(抜粋):
【請求項1】 電力伝達手段(L)に流れる電流を遮断するように適応されたメカトロニクス回路遮断装置(1)であって、 少なくとも1つの副分岐(10.11,10.12,10.1n)を有する少なくとも1つの主モジュール(10.1,10.2,10.n)を含む主分岐(10)であって、前記少なくとも1つの副分岐(10.11,10.12,10.1n)が、制御されたデューティレシオを有する少なくとも1つの電力半導体素子(1010a;1010b)から構成された少なくとも1つの遮断器セル(101a;101b)と直列に接続された少なくとも1つのメカニカルスイッチ断路器(100)を含む、主分岐(10)と、 前記主分岐と電気的に並列の補助分岐(11)であって、 タイミング副分岐と呼ばれ、カスケードの複数の電力サイリスタ(111a,112a,113a;111b,112b,113b)を有する少なくとも1つの第1の遮断器セルを含む少なくとも1つの第1の副分岐(11.1,11.2,11.3)であって、前記タイミング副分岐の少なくとも1つが、さらに、放電抵抗器(1125)および電圧サージリミッタ(1124)と電気的に並列である少なくとも1つの第1のキャパシタ(1120)を有する少なくとも1つの第1の切換支援モジュール(M1)を含む、第1の副分岐(11.1,11.2,11.3)と、 アーミング副分岐と呼ばれ、前記タイミング副分岐と電気的に並列で、カスケードの複数の電力サイリスタ(114a;114b)から構成された少なくとも1つの第2の遮断器セルと、放電抵抗器(1145)と電気的に並列である少なくとも1つの第2のキャパシタ(1140)を有する第2の切換支援モジュール(M3)を含む、第2の副分岐(11.4)と、 を含む補助分岐(11)と、 前記主分岐と電気的に並列の少なくとも1つの主電圧サージリミッタ(12)とを含む、メカトロニクス回路遮断装置(1)。
IPC (2件):
H01H 33/59 ( 200 6.01) ,  H01H 9/54 ( 200 6.01)
FI (3件):
H01H 33/59 C ,  H01H 33/59 D ,  H01H 9/54 Z
引用特許:
出願人引用 (1件)
  • 開閉装置
    公報種別:公開公報   出願番号:特願2002-120517   出願人:三菱電機株式会社
審査官引用 (1件)
  • 開閉装置
    公報種別:公開公報   出願番号:特願2002-120517   出願人:三菱電機株式会社

前のページに戻る